[레포트] 알테라(A era)를 이용한 디지털 시계 구현 / 實驗(실험) 보고서 ..
페이지 정보
작성일 21-06-15 04:24
본문
Download : 알테라(Altera) 를 이용한 디지털 시계 구현.hwp
Download : 알테라(Altera) 를 이용한 디지털 시계 구현.hwp( 88 )
[레포트] 알테라(A era)를 이용한 디지털 시계 구현 / 實驗(실험) 보고서 ..
설명
실험 보고서 실험일자2004년 10월 25일실험자이광훈실험조...
순서
實驗(실험) 보고서 實驗(실험)일자2004년 10월 25일實驗(실험)자이광훈實驗(실험)조...
레포트 알테라A era를 이용한 디지털 시계 구현 / 실험 보고서
%20%EB%A5%BC%20%EC%9D%B4%EC%9A%A9%ED%95%9C%20%EB%94%94%EC%A7%80%ED%84%B8%20%EC%8B%9C%EA%B3%84%20%EA%B5%AC%ED%98%84-6306_01_.gif)
%20%EB%A5%BC%20%EC%9D%B4%EC%9A%A9%ED%95%9C%20%EB%94%94%EC%A7%80%ED%84%B8%20%EC%8B%9C%EA%B3%84%20%EA%B5%AC%ED%98%84-6306_02_.gif)
%20%EB%A5%BC%20%EC%9D%B4%EC%9A%A9%ED%95%9C%20%EB%94%94%EC%A7%80%ED%84%B8%20%EC%8B%9C%EA%B3%84%20%EA%B5%AC%ED%98%84-6306_03_.gif)
%20%EB%A5%BC%20%EC%9D%B4%EC%9A%A9%ED%95%9C%20%EB%94%94%EC%A7%80%ED%84%B8%20%EC%8B%9C%EA%B3%84%20%EA%B5%AC%ED%98%84-6306_04_.gif)
%20%EB%A5%BC%20%EC%9D%B4%EC%9A%A9%ED%95%9C%20%EB%94%94%EC%A7%80%ED%84%B8%20%EC%8B%9C%EA%B3%84%20%EA%B5%AC%ED%98%84-6306_05_.gif)
레포트 > 기타
test(실험) 보고서 test(실험) 일자2004년 10월 25일test(실험) 자이광훈test(실험) 조10조공동test(실험) 자 1. test(실험) 목적 ⇒ 디지털 시계 구현을 통해 디지털 시스템 설계 능력을 배양하자. ⇒ 규모가 있는 실제 응용회로 구현을 통해 simulation verification의 중요성 이해. 2. 사용 부품 및 계측기 ⇒ 알테라(A era) 3. 이론(理論)적 내용 및 모의test(실험) ① 카운터 설계 ◎ MOD-3 카운터 왼쪽 그림은 MOD-3 카운터의 회로도이다. 이 출력값이 74193의 LOAD단자의 입력값으로 넣으면 입력 ABCD = 0 값이 LOAD되어 다시 0000 부터 카운터가 된다. 카운터의 동작은 입력단자 A,B,C,D = LOW, DN = HIGH, CLR = LOW를 입력하고 UP입력단에 입력 클럭이 인가되면 출력값은 0000 ∼ 1111 값이 출력되게 되는데 MOD-3 카운터를 설계하여야 되므로 0000, 0001, 0010의 출력값이 출력된 후 0011이 되었을때 1이 출력되는 값을 NAND GATE의 입력값으로 넣으면 그 출력값으로 0이 출력되게 된다. 위의 그림에서 붉은 선은 클럭을 나타낸 것이고 회로에서 보면 출력단자에 OUTCK이 있는데 이 단자의 기능은 클럭이 3번 인가되어 다시 LOAD될때 그 캐리값을 다음 카운터의 클럭으로 넣어주기 위해 만들어 놓은것이다. ◎ MOD - 6 카운터 동작원리는 MOD-3 카운터와 동일하며, 다만 MOD-6 카운터는 클럭이 6번 인가 될 동안 카운터가 되어야 하므로 동작은 입력단자 A,B,C,D = LOW, DN = HIGH, CLR = LOW가 입력되고 UP입력단에 입력 클럭이 인가되면 출력값은 0000 ∼ 1111 값이 출력되게 되는데 MOD-6 카운터를 설계하여야 되므로 0000, 0001, 0010, 0011, 0100, 0101의 출력값이 출력된후 0110이 되었을때 1이 출력되는 값을 NAND GATE의 입력값으로 넣으면 그 출력값...
다.